----------------------- Page 1-----------------------
LC72131
锁相环频率合成器
概述与特点
LC72131 是一种锁相环频率合成器。
该电路的特点如下:
1.高速可编程分频器
FMIN: 10--160MHz……………双模式预分频(内置二分频器)
AMIN: 2--40MHz ……………双模式预分频
0.5--10MHz ……………直接分频
2. 计数器
IFIN: 0.4--12MHz ……………AM/FM中频计数
3.参考频率
十二个可选择的参考频率(4.5或7.2MHz晶振)
(1,3,5,9,10,3.125,6.25,12.5,15,25,50和100kHz).
4.相位比较器
死区控制
未锁定检测
死锁清除电路
5. 内置MOS管来实现有源低通滤波器
6.输入和输出
输出端口:4个
输入或输出端口:2个
基准时钟输出
7.串行数据I /O
支持CCB格式通信协议
8.工作电压:4.5--5.5V
9.封装形式:DIP22S
第 1 页 共 21 页
----------------------- Page 2-----------------------
LC72131
方框图与引出端功能
第 2 页 共 21 页
----------------------- Page 3-----------------------
LC72131
最大额定值(Tamb=25℃)
参数名称 符号 引脚 额定 单位
最大电源电压 Vdd
max Vdd –0.3~+7.0 V
Vin1max CE,CL,DI,AIN –0.3~+7.0 V
最大输入电压 Vin2max XIN,FMIN,AMIN,IFIN –0.3~VDD +
0.3 V
Vin3max IO1,IO2 –0.3~+15 V
Vo1max DO –0.3~+7.0 V
最大输出电压 Vo2max XOUT,PD –0.3~VDD +
0.3 V
Vo3max BO1~BO4,IO1,IO2,AOUT –0.3~+15 V
Lo1max BO1 0~3.0 mA
最大输出电流 Lo2max DO,AOUT 0~6.0 mA
Lo3max BO2~BO4,IO1,IO2 0~10.0 mA
DIP22S:
350 mW
最大功耗 Pd
max Ta ≦85℃
MFP20: 180
工作温度 Topr –40~+85 °C
存储温度 Tstg –55~+125 °C
电特性(Tamb=25℃)
参数名称 符号 引脚 测试条件 最小 最大 单位
电源电压 Vdd Vdd 4.5 5.5 V
第 3 页 共 21 页
----------------------- Page 4-----------------------
LC72131
输入高电平 Vih1 CE,CL,DL 0.7Vdd 6.5 V
Vih2 IO1,
IO2 0.7Vdd 13 V
输入低电平 Vil CE,CL,DI,IO1,IO2 0 0.3Vdd V
输出电压 Vo1 DO 0 6.5 V
Vo2 BO1---BO4,IO1,IO2,AOUT 0 13 V
输入频率 Fin1 XIN Vin1 1 8 MHz
Fin2 FMIN Vin2 10 160 MHz
Fin3 AMIN Vin3,SNS=1 2 40 MHz
Fin4 AMIN Vin4,SNS=0 0.5 10 MHz
Fin5 IFIN Vin5 0.4 12 MHz
输入振幅 Vin1 XIN Fin1 400 1500 mVrms
Vin2-1 FMIN F=10~130MHz 40 1500 mVrms
Vin2-2 FMIN F=130~160MHz 70 1500 mVrms
Vin3 AMIN Fin3,
SNS=1 40 1500 mVrms
Vin4 AMIN Fin4,
SNS=0 40 1500 mVrms
Vin5 IFIN Fin5,IFS=1 40 1500 mVrms
Vin6 IFIN Fin6,IFS=0 70 1500 mVrms
晶体振荡器 Xtal XIN,XOUT * 4.0 8.0 MHz
注:允许工作范围:Ta=-40-----+85℃,Vss=0V。
推荐晶体振荡器CI数值:CI≦120? (4.5MHz晶体),CI≦70? (7.2MHz? 晶体)。
实际上印刷电路板和元件参数决定振荡器特性,因此请正确评估后再使用。
参数名称 符号 管脚 测试条件 最小 典型 最大 单位
RF1 XIN 1.0 M
内置反馈电阻
RF2 FMIN 500 K
RF3 AMIN 500 K
RF4 IFIN 250 K
Rpd1 FMIN 200 K
内置下拉电阻
Rpd2 AMIN 200 K
延迟 Vhis CE,CL,DI,IO1,IO2 0.1Vdd V
参数名称 符号 管脚 测试条件 最小 典型 最大 单位
输出高电平电压 Voh1 PD IO =-1mA Vdd=-1.0 V
输出低电平电压 Vol1 PD IO =1
mA 1.0 V
Vol2 BO1 IO=0.5mA 0.5 V
IO =1
mA 1.0 V
Vol3 DO IO =1
mA 0.2 V
IO =5
mA 1.0 V
BO2~BO4, IO1,
Vol4 IO =1
mA 0.2 V
IO2
IO =5
mA 1.0 V
IO =8
mA 1.6 V
IO =1 mA,
Vol5 AOUT 0.5 V
AIN=1.3V
第 4 页 共 21 页
----------------------- Page 5-----------------------
LC72131
输入高电平电流 IIH1 CE, CL,
DI VI =6.5
V 5.0 V
IIH2 IO1,
IO2 VI =13
V 5.0 μA
IIH3 XIN VI
=VDD 2.0 11 μA
IIH4 FMIN,
AMIN VI
=VDD 4.0 22 μA
IIH5 IFIN VI
=VDD 8.0 44 μA
IIH6 AIN VI =
6.5V 200 nA
输入低电平电流 IIL1 CE, CL,
DI VI =0
V 5.0 μA
IIL2 IO1,
IO2 VI =0
V 5.0 μA
IIL3 XIN VI =0
V 2.0 11 μA
IIL4 FMIN,
AMIN VI =0
V 4.0 22 μA
IIL5 IFIN VI =0
V 8.0 44 μA
IIL6 AIN VI =0
V 200 nA
BO1~BO4, AOUT,
输出漏电流 IOFF1 VO =13
V 5.0 μA
IO1, IO2
VO =6.5
IOFF2 DO 5.0 μA
V
三态输出高电平 VO =
IOFFH PD 0.01 200 nA
漏电流 VDD
三态输出低电平
IOFFL PD VO = 0
V 0.01 200 nA
漏电流
输入电容 CIN FMIN 6 pF
参数名称 符号 管脚 测试条件 最小 典型 最大 单位
Xtal = 7.2
MHz,
耗电流 fIN2 =
IDD1 VDD 5 10 mA
130 MHz,
VIN2-1=
40 mVrms
锁相环区
IDD2 VDD 域禁止+ 0.5 mA
晶振起振
锁相环区
IDD3 VDD 域禁止+ 10 μA
晶振停振
引脚功能(在管脚号项中,括号内的为MFP 封装的引脚号)
符号 管脚号 型号 功能 线路图
XIN 1 (1) X’tal振 连接晶体振荡器(4.5/7.2MHz)。
XOUT 22
(20) 荡
第 5 页 共 21 页
----------------------- Page 6-----------------------
LC72131
FMIN 16 (14)
本地振 串行数据输入: DVS设为1时, FMIN有效。
荡 输入频率范围为 10 到 160MHz 。
信号输 信号通过一内置预二分频器后输入吞咽计数器。
入 虽然分频数范围可从 272 到65535, 但由于有
内置二分频器,所以实际数据是所设置的2倍。
AMIN 15 (13)
本地振 串行数据输入:DVS设为0时,AMIN有效。
荡 串行数据输入:(SNS设为1时)。
信号输 输入频率范围为2到40MHz。
入 信号直接输入到吞咽计数器。
分频数范围为272 到65,535,实际分频数即
所设数值。
串行数据输入:(SNS设为1时)。
输入频率范围为0.5到10MHz。
信号直接输入到12位可编程分频器。
分频数范围为4 到4095,实际分频数即所设
数值。
CE 3 (2) 使能 串行数据输入或者输出时,都必须为高。
CL 5 (4) 时钟 串行数据输入或输出时,用于同步。
DI 4 (3)
数据输 输入串行数据端口。
入
DO 6 (5)
数据输 输出串行数据端口。
出 输出数据的内容由DCO0到DCO2决定。
Vdd 17
(15) 电源 电源(Vdd=4.5---5.5V)。
上电时,电路自动复位。
Vss 21
(19) 地 电路地
BO1 7 (6)
输出端 专用输出引脚.
BO2 8 (7) 口 输出状态由BO1---BO5决定。
BO3 9 (8) (数据:0=OPEN,1=LOW).
BO4 10 (9) 上电后,5个端口设为OPEN.
当TBC设为1时,BO1可输出8Hz的时钟信号.
BO1的输出阻抗比其他四个端口高.
IO1 11(10)
输入输 输入或输出的状态由IOC1和IOC2决定(0=输入,
IO2 13(12)
出端口 1=输出).
当设为输入状态时,输入状态由DO脚送至控制器
(低电平=0,高电平=1).
当设为输出状态时,输出状态由IO1和IO2脚决定
(0=OPEN,1=LOW).
上电复位后,引脚为输入状态。
第 6 页 共 21 页