【学会如何学习系列】从婴儿到大学——学习的本质从未改变过

从婴儿到大学——学习的本质从未改变过

从我们出生一直到现在,其实,学习的本质从来都没有改变过,并且,婴儿时期的我们,是学习能力最强的时候,随着我们不断长大,外界的诱惑越来越多,我们的浮躁、急功近利……导致学习能力、专注力在不断下降,接下来,我来为你具体分析一下。

在婴儿时期,最初我们只会爬行,但是之后,我们要学会走路,学会跑,这个过程是怎样的呢?

爬起来再练习,直到学会为止
模仿父母走路,再练习
请教父母,再进行练习
父母教孩子走路
孩子按照父母教的,练习走路
摔倒

其实,不管是学会走路也好,还是跑路,亦或者是学会说话,都是这样的一个过程。

到了幼儿园,我们认识了数字,学会了加减乘除四则运算,这个学习过程又是怎样的?

学生交作业
隔几天再布置这类知识对应的题目
老师讲解新的知识
老师教学生知识
学生听懂老师教的
老师布置作业
学生完成作业
老师讲解作业
学生改正作业中的错误,补上知识漏洞

事实上,不仅仅是幼儿园、小学,即便我们到了初中、高中,都是这样的做法,只不过到了初中、高中,我们又增加了其他的环节

自己买的练习册
课外辅导班

我想,至少来说,对于99%的普通学生,都是这样做的,我也一样,一直都是被老师牵着鼻子走,如果你的老师很厉害,那么你很幸运,成绩也会不错,如果老师很差劲,这样的学习流程真的很糟糕,你是不太幸运的。

对于这样的你们,到了大学,直接导致的后果就是,不到期末考试前,你们根本不会去学习,因为大学老师不会管你交不交作业,只会在乎你去没去上课,大部分老师也不会在乎自己教的好不好,怎么才能教的更好,大学更多的,其实是自学,因此对于上面的流程走过来的学生,大学,是很迷茫无助的。

但是如果你增加一种思维方式,就能够快速抽象出学习的本质,这也就有了我们的标题,这个思维是知道自己是如何学会知识的

下面我们来分析一下婴儿学步这件事情,我们将其上升到较为抽象的层次上。

爬起来再练习,直到学会为止
模仿父母走路,再练习
请教父母,再进行练习
父母教孩子走路
孩子按照父母教的,练习走路
摔倒

我们来一条一条进行抽象

父母教孩子走路
学习知识点
跟老师学
学校/辅导班
线上视频课程
看书自学
按照父母教的练习走路
学完知识后做练习题
再次练习的3条线
题目做错了,通过看答案/看书/问老师,做对题目,学会知识

我想对于上述抽象,你是能够明白和理解的,因为这是低层次的抽象,也是你亲身有过经历和体会的,每个人都有这样的体会。

你上幼儿园,大多数题目还能做出来,学懂知识之后就可以;但是上了小学,有了奥数,尽管知识你都会,但是就是做不出来;上了初中、高中,有了压轴题,知识点你觉得你都会,答案也看得懂,但是还是做不出来。

这一类题目,我们称为知识综合型题目,久其本质,最重要的原因是

你对于基础知识点的掌握程度根本就不够!

当然还会有其他原因,例如思维过程,专门的训练等,这些我们先不谈。

你也会有这样的体会,尤其是在准备期中考试、期末考试、中考和高考这种综合式考试的时候,你会发现:

  • 之前会了的知识记不清了,甚至忘记 了
  • 之前做得对的题目做不对了
  • 之前能快速做对的题目做地慢了

这些问题,都说明了一件事情,你本来能够会的东西,时间长了,却不会了,这也只能说明:

你将这些知识掌握、题目做对之后,就很少会拿起来再去复习它们,所以你就忘记了!你不宠它,它也不宠你!

因此说,通过以上分析,我们能够得到很重要的两点

  1. 将知识点彻底掌握,关注细节
  2. 及时复习知识,不要丢掉原本学会的知识

我们再来回顾一件事情,那就是

  • 你为什么一直会走路,并且还能够走出花来?
  • 你为什么一直会加减乘除法以及九九乘法表,并且能够自己创造题目?

这两个问题看似非常愚蠢,但是如果你深思一下,真的是细思极恐,我来帮助你思考,再问一个问题

  • 你学会了走路,学会了加减乘除,并且一直没有忘记,还能进行新的创造,这是一个你显然认可的事实。但是,为什么你明明之前学会了解析几何,现在却把他忘记了?都忘记了,就更别谈创造。

事实上,你是能够学会知识的,并且能够掌握它,不忘记,对于前面两个问题,真相只有一个,你学会之后,几乎每天都在使用,因为你每天都在走路,算数也是几乎每天都会使用的到的,如此高频率的重复学会的知识,显然你是不会忘记只是的,并且,这种频率的重复会让你形成永久记忆。

而解析几何呢,你学会之后只是内一小段时间用了一下,练习了一下,后面学习其他知识的时候,你就不再管他了,所以你学会的就忘记了,你就不会了。

下面来说一下另外一件,我们长大后越来越急功近利的表现,那就是

  • 今天我要学会一本书,我要考满分!
  • 这章学的差不多了,我学下一章了,我比别人学的快,我比别人聪明!

但是显然,这是不现实的,你也没有因为这种想法而成为学霸,你的成绩一直很普通。

想一个极其简单,从幼儿时期就一直听的道理:还没学会走就想开始跑,不摔跤才怪! 放在上面两点的情境来说,就是:还没学会加减法就想学乘除法;还没学会这个知识就想着学下一个知识。

请你仔细想一下,显然这是不科学的,这是急功近利并且没有什么效果的事情,但是你依然愿意去做,去寻求心理安慰和自我满足,一种虚假的满足感一直蒙蔽了你的双眼,让你看不见真相,其实真相你是能够想明白的。

我们要做的应该是,一次只迈一个台阶,你一定要明白,没有人能够一口吃个胖子!

一次只迈一个台阶

还有另外的一种不良心态干扰着你

  • 这个知识太难了,我学不会啊
  • 这道题太难了,我做不对啊,我太笨了,他比我聪明他能做对,我不行

这些心态的本质,是你造成的,我们复习一下上面的内容,就是,你前面的知识没有学会,就开始学后面的知识了,所以,你学不会,觉的难,其实如果前面的知识学的非常好,后面的根本不难;

对于大多数人来说,智商根本没有什么差别,不要给自己找借口,说自己笨,如果你遵循了正确的学习方法,有良好的学习心态,进行了针对性的训练,你,本可以非常厉害!

这一点,你应该向婴幼儿时期的你学习,那时候你的学习能力是最强的,他们的学习过程是这样的

啥也不想,爬起来再练
练习走路
摔倒

但是随着你不断长大,你的学习过程是这样的

想了这么多,再回来练习
学知识,做练习题
没学会,不会做
知识太难了,题目太难了
他怎么会能学会,怎么做的这么快?
我再做一遍,我要赶上他
我太笨,太难不适合我,学不会,我不行
放弃

对于没有放弃的,经历了一大段了根本没有必要有的心理过程之后,再回来学习,这个过程非常浪费时间,你应该学习婴幼儿时期的你,啥也不想直接再来一遍,你仔细想一下就明白,思考那些有的没的,其实除了消耗精力,浪费时间,没有任何作用!

对于放弃的同学,我建议你先朝着“我再做一遍的”心态转变,相信自己智商不低,自己多重复一下也能够学会!

其实不仅仅我们的杂念多了,专注力也在不断下降,世界这么大,我想去看看。婴幼儿时期的你才不会在乎这些,因此他们的专注力非常高,学习能力学习效率也非常高!

婴幼儿做一件事情的时候
非常专注做事情,不管外界的诱惑
高效率地做成了一件事情

但是现在的你

现在的你做一件事情的时候
手机好好玩
电脑好好玩
外面世界好好玩
一天时间啥也没干成

你看看你!越成长,越差劲,学习效率、专注力,连婴儿时期的你都比不过!!!这你能忍吗?!

重点来了,现在的你,应该怎么做?

给你一个核心思维模型,这是我跟核聚老师学到的。

按照学会上一个知识的方法,学会下一个知识
学会一个知识
知道自己是如何学会的
及时回顾,不忘

它有很多含义,我来一词解读

  1. 一次学会一个知识,一次只迈一个台阶,谁都不能一口吃个胖子
    一次只迈一个台阶
  2. 学会知识之后,要通过正确的训练方式帮助自己掌握知识,保持专注,心无杂念
保持专注,处在学习环境场中学习
进行练习
通过思考/问老师/查资料/看答案等,解决困难
学会知识
碰壁
真正掌握知识
  1. 知道自己如何学会的,并且复制此模式,学会下一个知识
应用它
获得新的感受
掌握上一个知识的方法
掌握下一个知识
  1. 不要忘记学会的知识
  2. 应用上一个知识去理解下一个知识,应用下一个知识反过来理解上一个知识,依次迭代这个过程
高频率复习所学知识
应用它学会
反过来理解
上一个知识
下一个知识
最后还要明白的是,上面这个核心法则本身,也是一个新的知识,掌握它的过程,也需要遵循其自身所阐述的原则。

比如,一次只掌握一点,逐步掌握所有的内容,而不是想着一下子全部都掌握。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.mzph.cn/news/384800.shtml

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈email:809451989@qq.com,一经查实,立即删除!

相关文章

【Verilog HDL学习之路】第二章 Verilog HDL的设计方法学——层次建模

2 Verilog HDL的设计方法学——层次建模 重要的思想: 在语文教学中,应该先掌握核心方法论,再用正确的方法论去做题目,这样能够逐渐加深对于方法论的理解,做题的速度和准确率也会越来越高。在Verilog HDL中&#xff0c…

【Verilog HDL】第四章 模块的端口连接规则——污水处理模型

先放上连接规则的简图,再详细解释 1. 构建模型——污水处理之流水模型 我们先将上述结构构件一个简单模型,以帮助我们理解。 污水:输入数据净水:输出数据双向数据暂不讨论,取输入和输出的交集即可污水处理厂&…

【Verilog HDL】从逻辑电路图到门级建模——人工翻译的方法论

从左到右,从上到下 先搞定缓冲/非门,再写与/或门 1. 实例解读 先以四选一数据选择器进行说明 对于数字逻辑的部分不再说明,直接进行逻辑电路图到Verilog门级建模的人工翻译过程的描述。 1.1 端口和线网分析 确定输入/输出端口 输入端口 …

【Verilog HDL】语句的并发执行

1. 实践得到的启发 先从一个简单的现象得出结论,Verilog语句是并发执行的! 同时,这也是**$monitor系统任务为全局有效**的一个重要支持因素,如果没有并发,它是完不成这项功能的实现的。 众所周知,高级语…

【数字逻辑】第四章 组合逻辑电路:端口设计 端口拓展的方法

1. 端口设计的方法 1.1 数据选择器 以四选一数据选择器为例,需要的不同接口类型为 输入端口 数据输入端口地址输入端口使能端(控制与拓展) 输出端口 数据输出端口 2. 端口拓展的方法——层次建模思想 2.0 两个拓展方向 2.0.1 “数组型…

【Verilog HDL】第三章 reg和net及其一组类型的区别——充分运用实验思维

0 确定问题的讨论层级与范围 本文讨论的层次是 数字逻辑与Verilog HDL语言 讨论的范围是: 数据存储而不是讨论逻辑 1 线网类型 1.1 wire类型 这个暂时没什么好说的,一般常用的就是wire类型,需要注意的是: 默认是标量&…

【C/C++ 汇编语言 Verilog】越界截断——数据越界问题的多角度分析

0 前言 0.1 讨论层级和范围 讨论层级 计算机底层:硬件层次与汇编指令层次信息与二进制位 讨论范围 信息的存储与运算在汇编语言与Verilog HDL中的联系与区别事实上,数据越界截断问题,在计算机体系的任何层次,都可能发生&#xf…

【VS C++ 2010】查看内存的方法详解

1 示例代码 对于以下代码&#xff1a; int main() {int a 100010001000;int b 100;cout << "a " << a << " " << &a << endl;cout << "b " << b << " " << &b…

【汇编语言】上机实验 win7/8/10 64位系统 进入32位DOS模式 实现dubug/edit/masm/link功能

1 软件下载和安装 下载并安装DOSBox软件&#xff0c;注意&#xff0c;不要装在C盘上&#xff0c;装在其他盘上 【备注】软件直接百度搜索即可下载Debug.exe文件 【备注】百度搜索“Debug 64位 下载” 对于下载后得到的debug.exe文件 将这个文件拷贝到磁盘根目录下&#xff0c…

【数字逻辑 Verilog】全面剖析数据选择器——从基础到拓展,从理论到设计的实现,从表面到本质

0 前言 0.1 使用环境 EDA工具&#xff1a;Vivado 2017.4硬件描述语言&#xff1a;Verilog HDL 0.2 涉及知识 数字逻辑Verilog 1 基础模块&#xff1a;一位四选一数据选择器 1.1 设计部分&#xff1a;层次建模 1.1.1 需求分析 设计一个一位的四选一数据选择器&#xff0…

【计算机网络】手动配置hosts文件解决使用GitHub和Coursera网站加载慢/卡的问题

目录0 前言1 打开hosts1.1 以管理员身份运行记事本1.2 打开hosts2 找到实际地址2.1 打开cmd2.2 找到网址3 替换地址3.1 修改hosts文件3.2 刷新4 后续内容的完善0 前言 本文是针对纯小白读者&#xff0c;没有涉及到任何的专业知识&#xff0c;你只需要按照步骤操作即可。 同时…

【汇编语言】镜像迁移能力之一通百通——由代码段和CS:IP的原理,掌握一类寄存器的使用

0 前言 你应该知道8086CPU的物理地址形成方式及其原理&#xff0c;才能完成本文的学习。 1 内存的分段 对于内存&#xff0c;人们人为地将其划分为一段一段的&#xff0c;比如代码段和数据段等&#xff0c;特别注意&#xff0c;这是人为划分的结果&#xff0c;方面人类使用&…

【计算机组成原理 数字逻辑 Verilog】32位加法器的实现:支持整数的加减运算

目录0 前言0.1 使用环境0.2 知识点0.3 注意事项1 建模&#xff1a;1位加法器1.1 构建基础模型1.1.1 一位加法器1.1.1.1 科技黑箱&#xff1a;外部端口与功能1.1.1.2 揭秘黑箱&#xff1a;内部结构与模块1.1.2 从顶层模块提取低层模块&#xff1a;取反功能选择器1.1.2.1 科技黑箱…

【Verilog HDL】门级描述 / 数据流描述 / 行为级描述——通过四选一多路选择器,实现对于不同层级描述方式的整体性认知

目录0 前言1 输出端口的设计1.1 门级描述和数据流描述1.2 行为级描述2 三种描述方式的整体架构2.1 门级描述2.2 数据流描述2.3 行为级描述2.4 补充&#xff1a;独立的语句2.5 小结3 理解三种描述方式的本质3.1 门级描述3.2 数据流描述3.3 行为级描述4 理解不同抽象层级描述方式…

【汇编语言】汇编实验IDE(集成开发环境):RadASM的安装和使用说明

0 前言 本文适合8086CPU的指令集。 对于重要的专业基础课程&#xff0c;汇编语言&#xff0c;做实验是必不可少的&#xff0c;但是由于汇编语言本身的缺陷&#xff0c;现代计算机并不能直接运行汇编语言程序&#xff0c;因此&#xff0c;一般老师会要求我们 使用虚拟机&…

System V IPC之信号灯

信号灯也叫信号量 用于进程/线程同步或互斥的机制 信号灯的类型 1.Posix 无名信号灯 2.Posix 有名信号灯 3.System V 信号灯 信号灯的含义 计数信号灯&#xff08;1和2都是&#xff09; System V信号灯是一个或多个计数信号灯的集合&#xff08;可操作集合中的多个信号灯&…

【VS 2017 C语言 汇编语言】如何使用VS 2017,通过反汇编查看C语言代码对应的32位x86汇编语言 VS 2017单步调试的使用

0 前言 本文适用于VS的大多数版本&#xff0c;本文以VS 2017为例进行讲解。 1 编辑C语言代码 首先&#xff0c;在VS编译器中&#xff0c;创建项目&#xff0c;敲一段C语言代码&#xff0c;这个过程不解释了&#xff0c;如果不会请百度。 #include <stdio.h> #include…

System V IPC之共享内存

共享内存是一种最为高效的进程间通信方式&#xff0c;进程可以直接读写内存&#xff0c; 而不需要任何数据的拷贝 共享内存在内核空间创建&#xff0c; 可以被进程映射到用户空间访问 由于多个进程可同时访问共享内存 &#xff0c; 因此需要同步和互斥机制配合使用 共享内存的使…

【汇编语言】结合C语言,使用VS 2017调试模式下的反汇编工具学习32位x86汇编指令

0 前言 简要说明x86系列指令集的整体概况与变化。 我给到你补充学习内容&#xff1a;使用VS学习汇编语言的教程 1 8086CPU到现代CPU的变化 做一些了解即可&#xff0c;不是绝对的&#xff0c;取决于设计工艺以及用途&#xff0c;不同计算机不一样也正常。 1.1 CPU位数与地…

System V IPC之消息队列

消息队列由消息队列id来唯一标识 消息队列就是一个消息的列表 用户可以在消息队列中添加消息 读取消息 消息队列可以按照类型来发送和接收消息 消息队列使用步骤 打开/创建消息队列 msgget 向消息队列发送消息 msgsnd 从消息队列接收消息 msgrcv 控制消息队列 msgctl 创建/打开…