《计算机组成原理07421》由会员分享,可在线阅读,更多相关《计算机组成原理07421(21页珍藏版)》请在技术文库上搜索。
1、中断服务子程序图C2.1保存CPU现场设备服务恢复CPU现场开中断,即“中断屏蔽”复位(3)(354)10=(542.5)8(4)(354)10=(001101010100.011000100101)BCD4.最小值2-1111110.00000001最大值21111110.111111115.设地址线x根,数据线y根,则2xy=64K2若y=1x=17y=2x=16y=4x=15y=8x=14因此,当数据线为1或2时,引脚之和为18共有2种解答6.每个字符格式包含十个8.解:扇区总数=606075=270000模式2存放声音、图像等多媒体数据,其存储容量为2700002336/1024/10。
2、24=601MB期末试卷二答案一.选择题:1.C2.C3.B4.A5.D6.C7.B8.B9.B10.A11.A12.B13.C14.B15.A16.A17.B18.C19.C20C二.填空题:1.A.系统软件B.应用软件C.系统软件2.A.4B.73.A.210B.图C3.24.解:(1)操作数字段OP可以指定64种基本操作(2)单字长(16位)二地址指令(3)源寄存器和目标寄存器都是通用寄存器(各指定16个),所以是RR型指令,两个操作数均在通用寄存器中(4)这种指令结构常用于算术/逻辑运算类运算指令,执行速度最快。5.答:(1)a为数据缓冲寄存器DR,b为指令寄存器IR,c为主存地址寄存。
3、器AR,d为程序计数器PC;(2)PCAR主存缓冲寄存器DR1.D2.C3.C4.B、C5.D6.C7.C8.B9.B10.C11.D12.C13.C14.A15.A16.C17.B18.A19.C20.B二.填空题1.A.程序B.地址2.A.软件B.系统3.A.符号位B.数值域4.A.cacheB.主存5.A.二进制代码B.地址码6.A.存储周期B.存储器带宽7.A.流水B.CISC8.A.并行B.串行C.复用9.A.存储原理B.结构C.性能三.简答题15.解:图C7.1(1)控制存储器用来存放实现全部指令系统的所有微程序。(2)微指令寄存器用来存放由控制存储器读出的一条微指令信息。(3)地。
4、址转移逻辑在一般情况下,微指令由控制存储器读出后直接给出下一条微指令地址,这个微地址信息就存放在微地址寄存器中,如果微程序不出现分支,那么下一条微指令的地址就直接由微地址寄存器给出。当出现分支时,由地址转移逻辑自动完成修改微地址的任务。6.解:设总线带宽用Dr主方的请求。每次总线操作,只能有一个主方占用总线控制权,但同一时间里可以有一个或多个从方。除CPU模块外,I/O功能模块也可以提出总线请求。为了解决多个主设备同时竞争总线控制权,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。一般来说,采用优先级或公平策略进行仲裁。在多处理器系统中对CPU模块的总线请求采用公平原则。
5、处理,而对I/O模块的总线请求采用优先级策略。3.解:分辨率被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3)中断请求触发器(IR):它暂存中断请求线上由设备发出的中断请求信号。当IR标志为“1”时,表示设备发出了中断请求。(4)中断屏蔽触发器(IM):是CPU是否受理中断或批准中断的标志。IM标志为“0”时,CPU可以受理外界的中断请求,反之,IM标志为“1”时,CPU不受理外界的中断。6.解:(1)a为数据缓冲寄存器DR,1.解:X补=0.1011X/2补=0.01011X/4补=0.001011X补=1.0101Y补=1.1011Y/2补=1.11011Y/。
6、4补=1.111011Y补=0.01012.解:(1)定点原码整数表示时最大正数:(215-1)10=(32767)10最小负数:-(215-1)10=(-32767)10(2)定点原码小数表示时最大正数:(1-2-15)1期末试卷八答案一选择题1.D2.A3.B4.A5.B,C6.D7.D8.D9.C10.B11.B12.B13.A14.C15.A16.C,D17.C18.A19.C20.B二填空题1.A.运算器B.控制器C.存储器2.A.系统程序B.应用程序C.系统程序3.A.220B.8位(1个字节)C.2304.A.cacheB.主存5.A.单字长B.半字长C.双字长6.A.并行B.串。
7、行C.复用7.A.处OPXD15109870图中X为寻址特征位,且X=0时,不变址;X=1时,用变址寄存器X1进行变址;X=2时,用变址寄存器X2进行变址;X=3时,相对寻址。设(PC)=1234H,(X1)=0037H,(X2)=1122H,请确定下列指令的有效地址(均用十六进制表示,H表示十六进制)(1)4420H(2)2244H(3)1322H(4)3521H(5)6723H3.将十进制数354转换成二进制数、16.下面有关“中断”的叙述,______是不正确的。A.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B.CPU响应中断时暂停运行当前程序,自动转移到中断服。
8、务程序C.中断方式一般适用于随机出现的服务D.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作17.下面叙述中,______是正确的。A.总线一定要和接口相连B.接口一定要和总期末试卷二一.选择题(每空1分,共20分)1将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为______。A.数值计算B.辅助设计C.数据处理D.实时控制2目前的计算机,从原理上讲______。A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标。
9、规定,每个汉字在2.什么是刷新存储器?其存储容量与什么因素有关?3.外围设备的I/O控制方式分哪几类?各具什么特点?4.什么是指令周期?什么是机器周期?什么是时钟周期?三者有什么关系?四.应用题(每小题5分,共40分)1.已知:X=0.1011,Y=0.0101,求X/2补,X/4补X补,Y/2补,Y/4补,Y补2.机器数字长8位(含1位符号位),若机器数为81(十六进制),当它分别10.用于对某个寄存器中操作数的寻址方式称为______寻址。A.直接B.间接C.寄存器直接D.寄存器间接11.程序控制类指令的功能是______。A.进行算术运算和逻辑运算B.进行主存和CPU之间的数据传送C.进。
10、行CPU和I/O设备之间的数据传送D.改变程序执行的顺序12.中央处理器(CPU)是指______。A.运算器B.控制器C.运算器、控制器和cacheD.运算器、控制器和主存储器13.计OP源寄存器基值寄存器位移量(16位)5.画出微程序控制器组成框图,说明各部分功能。6.某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为66MHz,求总线带宽是多少?7.用多路DMA控制器控制光盘、软盘、打印机三个设备同时工作。光盘以30s的间隔向控制器发DMA请求,软盘以60s的间隔向控制器发DMA请求,打印机以180s的间隔发DMA请求。假设B.PCI总线的基本。
11、传输机制是猝发式传输C.PCI设备不是主设备D.系统中只允许有一条PCI总线16.当采用______对设备进行编址情况下,不需要专门的I/O指令组。A统一编址法B单独编址法C两者都是D两者都不是17.CRT的分辨率为10241024像素,像素颜色数为256,则刷新存储器的容量是______。A512KBB1MBC256KBD2MB18.一张3.5英寸软盘的存储A指令以二进制形式存放,数据以十进制形式存放B指令以十进制形式存放,数据以二进制形式存放C指令和数据都以二进制形式存放D指令和数据都以十进制形式存放2.完整的计算机系统应包括______。A运算器存储器控制器B外部设备和主机C主机和应用程。
12、序D配套的硬件设备和软件系统3.下列数中最大的是______。A(10010101)2B(227)8C(96)16D(143)104.设寄4.有一个16K16的存储器,由1K4位的DRAM芯片构成问:(1)总共需要多少DRAM芯片?(2)画出存储体的组成框图。5.中断接口中有哪些标志触发器?功能是什么?6.CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。(3)简述数据在运算D.数据线的规模不能动态可变15.在______的微型计算机系统中。
13、,外设可以和主存储器单元统一编址,因此可以不用I/O指令。A单总线B双总线C三总线D多总线16.用于笔记本电脑的大容量存储器是______。A软磁盘B硬磁盘C固态盘D磁带17.具有自同步能力的记录方式______。ANRZ0BNRZ1CPMDMFM18.______不是发生中断请求的条件。A一条指令执行结束期末试卷八一选择题(每题1分,共20分)1.我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于______年完成。A19461958B19501968C19581961D195919652.Pentium微型计算机中乘除法部件位于______中。ACPUB接口C控制器D专用芯片3.没有外存储器的计算机初始引导程序可以放在______。ARAMBROM。