数字逻辑门总结
文章目录
- 数字逻辑门总结
- 1、概述
- 2、逻辑门真值表
- 3、总结
数字逻辑门有三种基本类型:与门、或门和非门。
1、概述
我们还看到,数字逻辑门具有与其相反或互补的形式,分别为“与非门”、“或非门”和“缓冲器”,并且这些单独的门中的任何一个都可以连接在一起以形成更复杂的组合逻辑电路 。
我们还看到,在数字电子学中,与非门和或非门都可以归类为“通用”门,因为它们可以用来构造任何其他门类型。 事实上,任何组合电路都可以仅使用两个或三个输入“与非”或“或非”门来构建。 我们还看到非门和缓冲器是单输入设备,也可以具有三态高阻抗输出,可用于控制公共数据总线线上的数据流。
数字逻辑门可以由电阻器、晶体管和二极管等分立元件制成,以形成 RTL(电阻器-晶体管逻辑)或 DTL(二极管-晶体管逻辑)电路,但当今的现代数字 74xxx 系列集成电路是使用 TTL(晶体管-晶体管逻辑)制造的。 基于 NPN 双极晶体管技术的晶体管逻辑)或 74Cxxx、74HCxxx、74ACxxx 和 4000 系列逻辑芯片中使用的更快且低功耗的基于 CMOS 的 MOSFET 晶体管逻辑。
2、逻辑门真值表
下面总结了八个最“标准”的单独数字逻辑门及其相应的真值表。
1)逻辑与门
2)逻辑或门
3)逻辑与非门
4)逻辑或非门
5)逻辑异或门 (Ex-OR)
6)逻辑异或非门 (Ex-NOR)
7)十六进制缓冲器
8)非门(反相器)
上述数字逻辑门及其布尔表达式的操作可以总结为一个真值表,如下所示。 该真值表显示了每种可能的输入组合的主数字逻辑门的每个输出之间的关系。
3、总结
1)真值表
下面的逻辑门真值表比较了上面详述的 2 输入逻辑门的逻辑功能。
2)上拉和下拉电阻
最后要记住的一点是,当将数字逻辑门连接在一起以产生逻辑电路时,门的任何“未使用”输入必须通过合适的“连接器”直接连接到逻辑电平“1”或逻辑电平“0”。 上拉”或“下拉”电阻(例如1kΩ电阻)产生固定逻辑信号。 这将防止未使用的门输入“浮动”并产生门和电路的错误切换。
除了使用上拉或下拉电阻器来防止未使用的逻辑门浮动外,门和锁存器的备用输入也可以连接在一起或连接到单个 IC 封装内的剩余或备用门,如图所示。