关于CY7C144和CY7C145这两款双端口静态随机存取存储器(Dual-Port SRAM)的数据手册,由Cypress Semiconductor公司生产。以下是文档的翻译内容和详细解读:
特性
- 真正的双端口存储单元,允许同时读取同一内存位置
- CY7C144为8K x 8组织,CY7C145为8K x 9组织
- 采用0.65微米CMOS工艺,优化速度/功耗
- 高速访问时间:15纳秒
- 低功耗操作电流:ICC = 160毫安(最大)
- 完全异步操作
- 自动掉电功能
- TTL兼容
- 主/从选择引脚允许总线宽度扩展到16/18位或更多
- 提供忙仲裁方案
- 包括信号量以允许端口间的软件握手
- 用于端口间通信的中断标志(INT)
- 可用68引脚PLCC、64引脚和80引脚TQFP封装
- 提供无铅封装
功能描述
CY7C144和CY7C145是高速CMOS 8K x 8和8K x 9双端口静态RAM。CY7C144/5包含多种仲裁方案,用于处理多个处理器访问同一份数据的情况。两个端口提供独立、异步的读写访问,可访问内存中的任何位置。CY7C144/5可以作为独立的64/72-Kbit双端口静态RAM使用,也可以多个设备组合起来,作为16/18位或更宽的主/从双端口静态RAM使用。提供M/S引脚,用于实现16/18位或更宽的内存应用,无需额外的主/从设备或逻辑。应用领域包括处理器间/多处理器设计、通信状态缓冲和双端口视频/图形内存。
引脚配置
文档提供了64引脚TQFP和68引脚PLCC封装的引脚配置图,以及80引脚TQFP的引脚定义。
电气特性
文档详细列出了在操作范围内的电气特性,包括输出高电平电压、输出低电平电压、输入高电平电压、输入低电平电压、输入漏电流、输出漏电流、操作电流和待机电流等。
典型直流和交流特性
提供了典型的供电电流与供电电压的关系图、供电电流与环境温度的关系图、输出源电流与输出电压的关系图、输出漏电流与输出电压的关系图、典型的访问时间与供电电压的关系图、典型的访问时间变化与输出负载的关系图等。
封装图
展示了64引脚和80引脚薄型塑料四边扁平封装(TQFP)和68引脚塑料引线芯片载体(PLCC)的封装图。
图表解读
- 逻辑框图:展示了CY7C144/5的内部结构,包括内存阵列、地址解码器、控制I/O、信号量仲裁、中断和忙标志等。
- 引脚配置图:展示了不同封装类型的引脚排列和功能。
- 开关特性波形图:展示了读写周期、忙信号定时、中断定时和信号量定时的波形图。
- 架构图:说明了CY7C144/5的架构,包括双端口RAM单元、I/O和地址线、控制信号等。