1.平面分割
1)启动Allegro PCB design ,打开.brd。深色部分属于一个net,要做一下修改,将上面的pin包含进shape中,i进行a,b两步操作,删除以前存在的Anti Etch下的line,再将其进行补齐 使它保住上面的pin。
2)执行edit——split plane——create,即可进入下一个shape的net指定。
2.焊盘更新
执行tool——padstack——replace,查看右边控制板面的options,
3.选择需要显示的DRC窗口
方式①执行菜单命令setup——enable on-line DRC
方式②display——status
方式③setup——constraints——modes
4.通过导入表格来编辑器件
1)采用Excel制作.csv文件,2)启动Allegro PCB design 新建.dra文件,导入.csv文件。
5.走线互连优化
1)走线偏移
根据用户设定完成4°~18.5°之间的走线,
1)打开Allegro PCB design ,打开.brd文件。
2)在走线前做好一些设置,这样能看到走线当前的角度,执行命令菜单,setup——datatip customization,选择选项中的segment ,并使能normalized angle,单击OK按钮,完成设置。
3)执行命令菜单,route——connect,在控制板面options中勾选“route offset”
4)完成设置就可以走线了。
①自动改变转换角:route——unsupported prototype——auto-interactive convert corner。
5)执行route——connect查看控制板面visibility,先关闭所有选项,只打开signal_7,查看控制板面options,act自动改为signal_7。
6)禁止open space 布线,为了避免误动作,通过acon_disable_nullnet_route设定没有关系的物件设定成无法布线。执行命令是setup——user preferences——route——connect,勾选acon_disable_nullnet_route
7)自动互交延迟调整