Xilinx FPGA创建了先进的硅模块(ASMBL)架构,以实现FPGA具有针对不同应用程序领域优化的各种功能组合的平台。通过这一创新,Xilinx提供了更多的设备选择,使客户能够为其特定设计选择具有正确的功能和功能组合的FPGA。ASMBL体系结构通过以下方式突破了传统的设计障碍:消除几何布局约束,如I/O数量和阵列大小之间的依赖关系;允许将电源和接地放置在芯片上的任何位置,增强芯片上的电源和接地点分布;允许独立于彼此和周围资源对不同的集成IP块进行扩展。芯片主要由6部分完成,分别为:基本可编程逻辑单元(configurable logic block,CLB)、嵌入块式RAM、完整的时钟管理、可编程输入输出单元(IOB)、内嵌的底层功能单元和内嵌专用硬件模块以及丰富的布线资源。赛灵思7系列器件是之前使用较广的器件,工艺制程为28nm,包含四类:Spartan,Artix,Kintex,Virtex,都支持低功耗。本文内容主要是参考官网7系列的用户手册,并增加了自己的理解和项目经验。
CLB
CLB(Configurable Logic