导入功能
查找功能
- 可查找多种类型,如原件名称、网络标签等
设计管理器
图层查看
DRC错误
规则设置
线距问题
-
大多数PCB制造商能够可靠地生产5 mil间距的走线和间隙。这是一个常见的标准,适合大多数消费级和工业级电子产品。在5 mil以上的间距,制造商可以确保线路的完整性和一致性。
-
合理的线间距有助于减少信号串扰(cross-talk)和电磁干扰(EMI),提高信号完整性。 较大的间距可以降低电压击穿和短路的风险,保证PCB在不同环境下的可靠性。适当的间距有助于散热,减少过热对电路的影响。
填充和焊盘距离太近
- 嘉立创EDA设计中填充区域错误的处理技巧
- 嘉立创EDA提供了一个名叫实心填充的功能。你可以绘制所需的填充信息,该功能与铺铜有类似的地方,但是实心填充不能与不同网络的元素产生间隙。
- 可如下稍微调整(或修改DRC规则)